• :::
  • 網頁導覽
  • 隱私權政策
跳到主要內容
經濟部產業發展署經濟部產業發展署 智慧電子學院
  • :::
  • 網頁導覽
  • 隱私權政策
  • 關於我們
  • 最新消息
  • 重點成果
  • 實體課程專區
  • 人才專區
  • 常見問題
註冊/登入
晶片佈局工程師
:::
經濟部產業發展署經濟部產業發展署 智慧電子學院
[email protected]
02-2705-0076
02-2705-2050

106467台北市大安區信義路三段151號9樓

瀏覽人次:1956725

個人資料保護專區隱私權
無障礙網站

瀏覽器建議:Chrome、Edge 及 Firefox,最佳螢幕解析度1920 x 1080。

Copyrights © 本計畫為經濟部產業發展署半導體國際連結創新賦能計畫委辦,著作權為其所有,非經同意,不得為任何形式之利用

晶片佈局工程師

:::
  • 人才專區

    /

  • 人才資料庫

    /

  • 晶片佈局工程師

晶片佈局工程師

  • 培訓日期:

    2022-07-11~2022-08-26

  • 培訓時數:

    202 小時

  • 開班單位:

    國立臺灣科技大學

  • 聯絡方式:

    陳先生 02-2733-3141-7202

課程大綱

積體電路實體設計總論

課程時數:8 小時實習時數:7 小時總時數:15 小時
1.臺灣半導體產業結構與技術演化介紹
2.半導體製程介紹
3.半導體元件結構
4.佈局設計規範

Linux作業系統操作

課程時數:4 小時實習時數:4 小時總時數:8 小時
簡介Linux 作業系統操作,讓學員熟悉其操作環境並至電腦房實習。

基礎電子學

課程時數:6 小時實習時數:6 小時總時數:12 小時
1. Basic Semiconductor Physics
2. Diode
3. BJT Transistors
4. MOS Transistors
5. Fundamental Logic Gates
6. Basic Amplifier Architectures
(搭配實習)

電路佈局設計(Hspice)

課程時數:4 小時實習時數:5 小時總時數:9 小時
1.Circuit Netlist Structure
2.Component Format
3.DC, AC, and Tran sient Analysis
4.Measurement(電腦房實習)

Full Custom IC 設計流程

課程時數:6 小時實習時數:6 小時總時數:12 小時
介紹full custom 設計流程含佈局驗證,介紹DRC 與 LVS之功能與使用方法 含 IR drop)以「簡單放大器」為範例說明。 搭配實習

Layout Tool

課程時數:6 小時實習時數:6 小時總時數:12 小時
Virtuoso,Laker 操作教學至電腦房實習

電晶體元件佈局

課程時數:7 小時實習時數:8 小時總時數:15 小時
1.基礎電路電晶體佈局概念
2.大型電晶體佈局設計技巧,包含 Serpentine Wide Transistors 、Stacked Layout 、 Common Centroid Layouts... 等方法教學
3.Ring Wide Transistors
4.Waffle Wide Transistors
5.Bent Gate Wide Transistors
6.佈局匹配考量設計
7.Floorplan 、 Guard Ring 規劃
8.CMOS 佈局 實習 : Power MOS 、 OPAMP …等。

佈局寄生效應分析

課程時數:3 小時實習時數:3 小時總時數:6 小時
1.Wire Properties & Wire Models
2.Interconnect Impact on Chip
3.Impact of Interwire Capacitance 、 Resistance and Inductance
4.Layout Solutions
5.I/O PADs

佈局專案規劃課程

課程時數:6 小時實習時數:6 小時總時數:12 小時
Floorplan、 Power plan 、 Clock Tree 、 APR(概論、與 Fully layout 之關係、 IP) 、前瞻製程、佈局實務(DFM)、 ESD 結構、天線效應等。

元件不匹配與佈局對策

課程時數:3 小時實習時數:3 小時總時數:6 小時
簡介IC 製程及其瑕疵,讓學員了解元件不匹配之成因與對應之佈局技巧,讓他們知其然更知其所以然。

電阻、電容、佈局

課程時數:7 小時實習時數:8 小時總時數:15 小時
1.介紹電阻元件計算方式
2.各種類電阻、電容模型介紹
3.電阻、電容寄生效應
4.電阻 、電容電佈局實習 含同重心佈局

高速數位系統電磁設計概論

課程時數:6 小時實習時數:6 小時總時數:12 小時
1.基礎傳輸線理論(Transmission line Fundamentals)
2.串音 (Crosstalk)
3.非理想的傳輸線效應(Nonideal Interconnect Issues)
4.非理想回流路徑 (Nonideal Return Paths)
5.訊號完整性 (Signal Integrity)
6.電源完整性 (Power Integrity)
7.共模雜訊防範與抑制(Common Mode Noise Prevention and Suppression)

Analog/RF 基本佈局(含 PDK 介紹)

課程時數:4 小時實習時數:5 小時總時數:9 小時
類比、高頻佈局技巧與重要注意事項

ADC/DAC設計

課程時數:5 小時實習時數:4 小時總時數:9 小時
介紹資料轉換器之操作原理與重要佈局技巧及注意事項,以實際完成之案例作說明,深入淺出,加深學員之印象與學習成效。

數位積體電路設計

課程時數:6 小時實習時數:6 小時總時數:12 小時
介紹數位邏輯閘之操作原理與實際電路組成,並展示實際佈局案例,奠定學員們數位電路之概念與佈局基礎。

Cell Based 佈局設計

課程時數:6 小時實習時數:6 小時總時數:12 小時
1.Cell Based 設計流程
2.Placement 、 Floorplan 、 PowerPlanning 、 Power Route 介紹

記憶體原理與佈局實作

課程時數:13 小時實習時數:11 小時總時數:24 小時
1.公司參訪(含公司介紹)
2.DRAM產業與應用介紹
3.DRAM動作原理產品介紹
4.DRAM製程介紹
5.問題分析與解決手法
6.DRAM設計軟硬體環境介紹

性別主流化

課程時數:1 小時總時數:1 小時
性別主流化課程

職場倫理及就業輔導

課程時數:1 小時總時數:1 小時
職場倫理及就業輔導