• :::
  • 網頁導覽
  • 隱私權政策
跳到主要內容
經濟部產業發展署經濟部產業發展署 智慧電子學院
  • :::
  • 網頁導覽
  • 隱私權政策
  • 關於我們
  • 最新消息
  • 重點成果
  • 實體課程專區
  • 人才專區
  • 常見問題
註冊/登入
晶片佈局工程師
:::
經濟部產業發展署經濟部產業發展署 智慧電子學院
[email protected]
02-2705-0076
02-2705-2050

106467台北市大安區信義路三段151號9樓

瀏覽人次:1956725

個人資料保護專區隱私權
無障礙網站

瀏覽器建議:Chrome、Edge 及 Firefox,最佳螢幕解析度1920 x 1080。

Copyrights © 本計畫為經濟部產業發展署半導體國際連結創新賦能計畫委辦,著作權為其所有,非經同意,不得為任何形式之利用

晶片佈局工程師

:::
  • 人才專區

    /

  • 人才資料庫

    /

  • 晶片佈局工程師

晶片佈局工程師

  • 培訓日期:

    2023-07-03~2023-08-18

  • 培訓時數:

    202 小時

  • 開班單位:

    國立臺灣科技大學

  • 聯絡方式:

    陳先生 02-2733-3141#7202

課程大綱

積體電路實體設計總論

課程時數:5 小時總時數:5 小時
1. 台灣半導體產業結構與技術演化介紹
2. 半導體製程介紹
3. 半導體元件結構
4. 佈局設計規範

Linux作業系統操作

課程時數:3 小時總時數:3 小時
簡介 Linux 作業系統操作, 讓學員熟悉其操作環境並 至電腦房實習

基礎電子學

課程時數:5 小時總時數:5 小時
1. Basic Semiconductor Physics
2. Diode
3. BJT Transistors
4. Fundamental Logic Gates
5. Basic Amplifier Architectures

Layout Tool

課程時數:6 小時總時數:6 小時
Virtuoso, Laker操作教學

電晶體元件佈局

課程時數:10 小時總時數:10 小時
1. 基礎電路晶體佈局概念
2. 大型電晶體佈局設計技巧,包含Serpentine Wide Transistors、Stacked Layout、Common Centroid Layouts…等方法教學
3. Ring Wide transistors
4. Waffle Wide Transistors
5. Bent-Gate Wide Transistors
6. 佈局匹配考量設計Floorplan、Guard Ring規劃
7. CMOS佈局

電阻、電容、佈局

課程時數:8 小時總時數:8 小時
1. 介紹電阻元件計算方式
2. 各種類電阻、電容模型介紹
3. 電阻、電容寄生效應
4. 電阻、電容電佈局實習 (含同重心佈局)

Analog/RF 基本佈局(含 PDK 介紹)

課程時數:6 小時總時數:6 小時
類比、高頻佈局技巧與重要注意事項

數位積體電路設計

課程時數:6 小時總時數:6 小時
介紹數位邏輯閘之操作原理與實際電路組成,並展示實際佈局案例,奠定學員們 數位電路之概念與佈局基礎。

電路佈局設計(Hspice)

課程時數:5 小時總時數:5 小時
1. Circuit Netlist Structure
2. Component Format
3. DC, AC, and Transient Analysis
4. Measurement
5. 電腦房實習

Full-Custom IC 設計流程

課程時數:7 小時總時數:7 小時
介紹full-custom設計流程含佈局驗證,介紹DRC與LVS之功能與使用方法(含IR drop),以「簡單放大器」為例說明。

佈局寄生效應分析

課程時數:4 小時總時數:4 小時
1. Wire Properties & Wire Models
2. Interconnect Impact on Chip
3. Impact of Interwire Capacitance、Resistance
4. Layout Solutions I/O PADs

佈局專案規劃課程

課程時數:2 小時總時數:2 小時
Floorplan、Power plan、Clock Tree、APR(概論、與Fully layout之關係、IP)、前瞻製程、佈局實務(DFM)、ESD結構、天線效應等。

元件不匹配與佈局對策

課程時數:4 小時總時數:4 小時
1. 機器學習應用快速入門
2. 機器學習的Java庫與平台
3. 基本算法: 分類、回歸、 聚類
4. 利用集成方法預測客戶關係
5. 關聯分析
6. 使用推薦引擎
7. 欺詐與異常檢測利用Deeplearning4j進行圖像識別

高速數位系統電磁設計概論

課程時數:6 小時總時數:6 小時
1. 基礎傳輸線理論 (Transmission line Fundamentals)
2. 串音(Crosstalk)
3. 非理想的傳輸線效應 (Nonideal Interconnect Issues)
4. 非理想回流路徑 (Nonideal Return Paths)
5. 訊號完整性(Signal Integrity)
6. 電源完整性(Power Integrity)
7. 共模雜訊防範與抑制Common Mode Noise Prevention and Suppression

ADC/DAC 設計

課程時數:11 小時總時數:11 小時
介紹資料轉換器之操作原理與重要佈局技巧及注意 項,以實際完成之案例作說明,深入淺出,加深學員之 印象與學習成效。

Cell-Based 佈局設計

課程時數:5 小時總時數:5 小時
1. Cell-Based 設計流程
2. Placement、Floorplan、Power Planning、Power Route 介紹

記憶體原理佈局實作

課程時數:10 小時總時數:10 小時
1. 公司參訪(含公司介紹)
2. DRAM產業與應用介紹
3. DRAM動作原理產品介紹
4. DRAM製程介紹
5. 問題分析與解決手法
6. DRAM設計軟硬體環境介紹

積體電路實體設計實務

課程時數:3 小時總時數:3 小時
1. 台灣半導體產業結構與技術演化介紹
2. 半導體製程介紹
3. 半導體元件結構
4. 佈局設計規範

Linux作業系統操作實務

課程時數:3 小時總時數:3 小時
簡介 Linux 作業系統操作,讓學員熟悉其操作環境並至電腦房實習

基礎電子學實務

課程時數:5 小時總時數:5 小時
1. Basic Semiconductor Physics
2. Diode
3. BJT Transistors
4. Fundamental Logic Gates
5. Basic Amplifier Architectures

電晶體元件佈局實務

課程時數:13 小時總時數:13 小時
1. 基礎電路晶體佈局概念
2. 大型電晶體佈局設計技巧,包含Serpentine Wide Transistors、Stacked Layout、Common Centroid Layouts…等方法教學
3. Ring Wide transistors
4. Waffle Wide Transistors
5. Bent-Gate Wide Transistors
6. 佈局匹配考量設計Floorplan、Guard Ring規劃
7. CMOS佈局

電阻、電容、佈局實務

課程時數:8 小時總時數:8 小時
1. 介紹電阻元件計算方式
2. 各種類電阻、電容模型介紹
3. 電阻、電容寄生效應
4. 電阻、電容電佈局實習 (含同重心佈局)

Analog/RF 基本佈局實務

課程時數:5 小時總時數:5 小時
類比、高頻佈局技巧與重要注意事項

數位積體電路設計實務

課程時數:6 小時總時數:6 小時
介紹數位邏輯閘之操作原理與實際電路組成,並展示實際佈局案例,奠定學員們 數位電路之概念與佈局基礎。

電路佈局設計實務

課程時數:5 小時總時數:5 小時
1. Circuit Netlist Structure
2. Component Format
3. DC, AC, and Transient Analysis
4. Measurement
5. 電腦房實習

Full-Custom IC設計流程實務

課程時數:9 小時總時數:9 小時
介紹full-custom設計流程含佈局驗證,介紹DRC與LVS之功能與使用方法(含IR drop),以「簡單放大器」為例說明。

佈局寄生效應分析實務

課程時數:4 小時總時數:4 小時
1. Wire Properties & Wire Models
2. Interconnect Impact on Chip
3. Impact of Interwire Capacitance、Resistance
4. Layout Solutions I/O PADs

佈局專案規劃實務

課程時數:3 小時總時數:3 小時
Floorplan、Power plan、Clock Tree、APR(概論、與Fully layout之關係、IP)、前瞻製程、佈局實務(DFM)、ESD結構、天線效應等。

元件不匹配與佈局對策實務

課程時數:4 小時總時數:4 小時
簡介IC 製程及其瑕疵,讓學員了解元件不匹配之成因與對應之佈局技巧,讓他們知其然更知其所以然。

高速數位系統電磁設計實務

課程時數:6 小時總時數:6 小時
1. 基礎傳輸線理論 (Transmission line Fundamentals)
2. 串音(Crosstalk)
3. 非理想的傳輸線效應 (Nonideal Interconnect Issues)
4. 非理想回流路徑 (Nonideal Return Paths)
5. 訊號完整性(Signal Integrity)
6. 電源完整性(Power Integrity)
7. 共模雜訊防範與抑制Common Mode Noise Prevention and Suppression

ADC/DAC設計實務

課程時數:8 小時總時數:8 小時
介紹資料轉換器之操作原理與重要佈局技巧及注意 項,以實際完成之案例作說明,深入淺出,加深學員之 印象與學習成效。

Cell-Based佈局設計實務

課程時數:5 小時總時數:5 小時
1. Cell-Based 設計流程
2. Placement、Floorplan、Power Planning、Power Route 介紹

記憶體原理佈局實作實務

課程時數:10 小時總時數:10 小時
1. 公司參訪(含公司介紹)
2. DRAM產業與應用介紹
3. DRAM動作原理產品介紹
4. DRAM製程介紹
5. 問題分析與解決手法
6. DRAM設計軟硬體環境介紹

職場倫理及性別主流化課程實務

課程時數:2 小時總時數:2 小時
職場倫理及性別主流化課程