• :::
  • 網頁導覽
  • 隱私權政策
跳到主要內容
經濟部產業發展署經濟部產業發展署 智慧電子學院
  • :::
  • 網頁導覽
  • 隱私權政策
  • 關於我們
  • 最新消息
  • 重點成果
  • 實體課程專區
  • 人才專區
  • 常見問題
註冊/登入
先進製程積體電路佈局工程師
:::
經濟部產業發展署經濟部產業發展署 智慧電子學院
[email protected]
02-2705-0076
02-2705-2050

106467台北市大安區信義路三段151號9樓

瀏覽人次:1956725

個人資料保護專區隱私權
無障礙網站

瀏覽器建議:Chrome、Edge 及 Firefox,最佳螢幕解析度1920 x 1080。

Copyrights © 本計畫為經濟部產業發展署半導體國際連結創新賦能計畫委辦,著作權為其所有,非經同意,不得為任何形式之利用

先進製程積體電路佈局工程師

:::
  • 人才專區

    /

  • 人才資料庫

    /

  • 先進製程積體電路佈局工程師

先進製程積體電路佈局工程師

  • 培訓日期:

    2023-06-28~2023-10-27

  • 培訓時數:

    422 小時

  • 開班單位:

    中華大學學校財團法人中華大學

  • 聯絡方式:

    賴小姐 03-5186895#6895

課程大綱

基礎電子學

課程時數:30 小時總時數:30 小時
1. 單位(科學符號表示法、電阻、電容、電感的計量單位)
2. 元件介紹(電阻、電容、電感、PMOS、NMOS、BJT)
3. 基本電學
4. MOS元件模型與特性(MOS Device Model/Behavior, CMOS Inverter – DC/AC Characteristics)
5. 電路特性與性能評估(RC model, Power Dissipation, Fan-in/Fan-out Issues)

基礎半導體製程與元件

課程時數:20 小時總時數:20 小時
1. CMOS製程原理與佈局關聯性(Device/ Mask/Process/Layout, Layout of static CMOS circuit for basic gates (Inverter/ NAND/ NOR))
2. 元件結構與剖面圖(Cross-Sections)
3. 電致遷移效應(EM)、天線效應(Antenna Effect)
4. 3D IC簡介

VLSI設計概論

課程時數:14 小時總時數:14 小時
1. Introduction to VLSI Circuits and Systems
2. CMOS Design Methods
3. IC設計方法(Full custom, semi custom, gate-arrays)
4. IC設計流程(Design flow)
5. SI/PI、Crosstalk and Noise、高頻概論
6. HSPICE簡介

VLSI設計概論

課程時數:14 小時總時數:14 小時
1. Introduction to VLSI Circuits and Systems
2. CMOS Design Methods
3. IC設計方法(Full custom, semi custom, gate-arrays)
4. IC設計流程(Design flow)
5. SI/PI、Crosstalk and Noise、高頻概論
6. HSPICE簡介

積體電路實體設計總論

課程時數:10 小時總時數:10 小時
1. 佈局觀念與技巧(佈局的總體設計、工程的佈局規劃、設計規則的介紹、標準元件的佈局設計、棍棒圖(stick diagram)
2. 佈局考量(晶片良率(Yield), Bonding Pads, Power and Clock Distribution, 栓鎖效應(Latch-Up))

數位積體電路設計

課程時數:10 小時總時數:10 小時
1. 邏輯閘(Logic Gates)
2. Boolean Algebra
3. Combinational Logic
4. Sequential Elements and Circuits

類比積體電路後段設計

課程時數:6 小時總時數:6 小時
1. Integrated Circuits Devices and Modeling
2. R/L/C and MOS Matching Layout
3. Current/Voltage References Design
4. CMOS Amplifiers Design
5. Operational Amplifiers Design

ESD靜電防護概論

課程時數:10 小時總時數:10 小時
1. 靜電放電ESD的模式和工業測試標準
2. 靜電放電ESD防護設計概念
3. 靜電放電ESD防護技術方法

UNIX/Linux作業系統

課程時數:4 小時總時數:4 小時
1. Unix/Linux指令操作
2. EDA操作設立環境
3. Reference Library

佈局專案規劃課程

課程時數:14 小時總時數:14 小時
1. Floorplan (Chip Area 預估)
2. Powerplan
3. Clock Tree
4. RC Delay
5. APR(概論、與Fully Layout之關係、IP)
6. Proposal、Schedule、Team Work、開會技巧、簡報技巧

先進製程

課程時數:4 小時總時數:4 小時
1. FinFET製程介紹
2. Length of Diffusion(LOD) Effect
3. Well Proximity Effect (WPE)

記憶體概論

課程時數:14 小時總時數:14 小時
1. 半導體記憶體簡介
2. 記憶體原理
3. 記憶體電路設計
4. 記憶體佈局設計

軟體工具實作

課程時數:68 小時總時數:68 小時
1. Layout Tool(Cadence Virtuoso, 建立 library/cell, 編輯指令, 佈局線上驗證, 光罩 GDSII格式輸出與轉換)
2. Command file (Design rule, 轉換 DRC、LVS command file, 轉換佈局編輯器 Technology File格式)
3. 佈局驗證 (DRC、LVS, DRC/LVS command file, Run Hierarchy & Flatten mode)
4. Analog/RF基本佈局(含PDK介紹)
5. 電路佈置圖(Schematic), 電路模擬(Spice), 佈局驗證(含IR drop)

Cell-Based佈局設計

課程時數:24 小時總時數:24 小時
1. Cell Library設計
2. 基本邏輯閘佈局(INVERTER、NAND、NOR、D flip-flop)

IC佈局設計能力鑑定證照

課程時數:40 小時總時數:40 小時
1. 學科線上測驗
2. 術科綜合演練

專題製作

課程時數:144 小時總時數:144 小時
1. OP 佈局實作
2. 低壓差線性穩壓器Low Drop Out (LDO) Regulators佈局實作
3. SRAM佈局實作
4. ADC佈局實作
5. FinFET佈局實作

性別主流化暨職場倫理及就業輔導講座課程

課程時數:10 小時總時數:10 小時
1. 兩性平權與性別主流化及就業輔導講座
2. 職場倫理
3. 抗壓性思考
4. 時間管理
5. 人際溝通